Ao todo, um SoC Ponte Vecchio tem 47 blocos ativos, incluindo: computação, um cache especializado voltado para HPC chamado Rambo, HBM, Xe Link e uma interconexão especializada de alta velocidade chamada de blocos EMIB. Ele usa uma arquitetura de empacotamento 3D chamada Foveros e empacotamento especializado de vários blocos. O interessante é que alguns dos blocos são fabricados pela TSMC, enquanto outros são fabricados pela Intel.
Pela primeira vez, a Intel revelou dados iniciais de desempenho. Ela afirma que o silício Ponte Vecchio suporta 45 TFLOP de rendimento FP32, o que é vital para o treinamento de IA, largura de banda de tecido de memória superior a 5 TBps e conectividade superior a 2 TBps. Por outro lado, o novo Arquitetura Ampere oferece desempenho FP32 de pico de 19,5 TFLOPs.
Parece que o CEO da Nvidia, Jen-Hsun, cutucou o urso uma vez a mais.